Категория
Радиоэлектроника
Тип
реферат
Страницы
7 стр.
Дата
07.07.2010
Формат файла
.doc — Microsoft Word
Архив
66557.zip — 49.28 kb
  • ustrojstva-cifrovoj-indikacii_66557_1.DOC — 260 Kb
  • Readme_docus.me.txt — 125 Bytes
Рейтинг
10  из 10
Оценок
1
Оцените работу
Хорошо  или  Плохо



Текст работы

1.ОБЩАЯ ЧАСТЬ.
1.1 Структурная схема устройства динамической индикации.
Структурная схема обеспечивает динамическую индикацию 5х десятичных цифр на семисегментных полупроводниковых индикаторах. Ввод информации производится параллельно в двоично - десятичном коде (тетрадами: единицы, десятки, сотни, тысячи) (Рисунок1). Коммутатор У1 обеспечивает поочерёдное подключение входной информации. Преобразователь У2 двоично- десятичный (2–10) код преобразует в код семисегментного цифрового индикатора. Счёчик У3 непрерывно подсчитывает входные импульсы, подаваемые от генератора GT, коэффициент пересчёта счётчика N=5. Каждое состояние счётчика У3 дешифрирует дешифратор У4, подключая соответствующий индикатор.
2 РАСЧЁТНАЯ ЧАСТЬ.
2.1 Разработка принципиальной схемы коммутатора У1
Выполним синтез мультиплексора, коммутирующего n = 5 информационных входов. Число адресных входов А определяем из соотношения n ≤ 2А, где А – число разрядов адреса (или число адресных входов). Так, для n = 5 А = 3 (А1, А2 и А3).
Приведём таблицу истинности требуемого мультиплексора и его условное графическое изображение.
Таблица 1 - Таблица истинности мультиплексора.
Адресные входыВыходыА3А2А1Q000010011001010D0D1D2D3D4
Рисунок 2 - Условное графическое изображение мультиплексора
Запишем логическую функцию выхода Q в СДНФ
Q=D0∙ A3∙A2∙A1v D1∙A3 ∙A2∙A1v D2∙ A3 ∙A2∙A1v D3∙ A3 ∙A2∙A1v D4∙ A3 ∙A2∙A1
Произведём построение логической схемы мультиплексора по полученной логической функции выхода Q.
А3А2А1А3А2А1
A3
A2
Q
A1
D0
D1
D2
D3
D4Рисунок 3 – Логическая схема мультиплексора.
Произведём выбор микросхемы мультиплексора с числом информационных входов




Ваше мнение



CAPTCHA