Категория
Информатика
Тип
дипломная работа
Страницы
14 стр.
Дата
30.03.2013
Формат файла
.html — Html-документ
Архив
295001.zip — 8.91 kb
Оцените работу
Хорошо  или  Плохо


Текст работы

МИНИСТЕРСТВО ОБРАЗОВАНИЯ РОССИЙСКОЙ ФЕДЕРАЦИИ

Новосибирский государственный технический университет



Курсовой проект


«Микропроцессорные системы»


Факультет: АВТ

Группа:ЗАМ-534

Вариант: 2

Выполнил: Проскуряков Н.В

Проверил:Дружинин А.И



НОВОСИБИРСК 2010г.

1. Цель работы


Разработать микропроцессорную систему в составе:


I-8088,

2 кБ ROM,

4 кБ RAM,

I-8255

I-8279.


. Разработка структурной схемы


В данной работе разрабатывается микропроцессорная система с минимальной конфигурацией, что предполагает использование управляющих сигналов, формируемых непосредственно на выводах микропроцессора Intel 8088. Структурная схема системы представлена на рисунке 1.

Микропроцессорная система состоит из девяти основных узлов:

Тактовый генератор GEN;

Микропроцессор CPU;

Буферный регистр RG;

Шинный формирователь BD;

Модуль памяти MEMR;

Модуль ввода/вывода IOU;

Шина адреса ША;

Шина данных ШД;

Шина управления ШУ.

Тактовый генератор GEN служит для генерации тактирующего сигнала обеспечивающего синхронизацию работы микропроцессора и микропроцессорной системы в целом. Так же формирует сигнала ready служащий для индикации момента, когда установились частота генерируемого сигнала, и сигнала reset служащего для сброса микропроцессора и других элементов системы.

Микропроцессор CPU обеспечивает выполнение программы, хранящейся модуле памяти, формирует адреса и сигналы управления для обращения к определенным ячейкам памяти модуля памяти, и отдельным элементам системы, таким как порты ввода/вывода, контроллер прерываний. Ниже поясняется назначение этих сигналов:(15-0) - адрес ячейки памяти или порта ввода/вывода;(7-0)- 8 разрядная шина данных; - тактовая частота, синхронизирующая работу микропроцессора; - сигнал готовности;

CLR- сигнал сброса микропроцессора;- выход строба адреса. Служит сигналом разрешения передачи адреса для буферного регистра./R - сигнал для шинного формирователя, служащий для указания направления передачи данных (в CPU/ от CPU).- сигнал активизации шины данных. Низкий уровень подключает микропроцессор к шине данных, высокий уровень переводит выходы шинного формирователя в высокоимпедансное состояние./IO - сигнал, служащий для различения обращения к модулю памяти или модулю ввода/вывода.D - сигнал стробирующий чтение данных из модуля памяти или модуля ввода/вывода.R - сигнал стробирующий запись данных в модуль памяти или модуль ввода/вывода.



Ваше мнение



CAPTCHA