Категория
Информатика
Тип
реферат
Страницы
12 стр.
Дата
24.03.2013
Формат файла
.html — Html-документ
Архив
256271.zip — 7.17 kb
  • mikrokontroller-semejstva-mcs-51_256271_1.html — 27.37 Kb
  • Readme_docus.me.txt — 125 Bytes
Оцените работу
Хорошо  или  Плохо


Текст работы

 

 

 

 

 

 

 

 

 

 

 

 

 

МИКРОКОНТРОЛЛЕР
СЕМЕЙСТВА MCS–51

 

1. СТРУКТУРНАЯ СХЕМА МИКРОКОНТРОЛЛЕРОВ СЕМЕЙСТВА MCS–51


Основой микроконтроллера (см. рис. 1) является 8–ми
битовое Арифметическо–Логическое устройство (АЛУ). Память МК имеет Гарвардскую
архитектуру, т.е. логически разделена: на память программ – ПП (внутреннюю или
внешнюю), адресуемую 16–ти битовым счетчиком команд (СК) и память данных –
внутреннюю (Резидентная память данных – РПД) 128 (или 256) байт, а также
внешнюю (Внешняя память данных – ВПД) до 64 Кбайт. Физически память программ
реализована на ПЗУ (доступна только по чтению), а память данных – на ОЗУ
(возможна запись и чтение данных).

Прием и выдача внешних сигналов осуществляется через 4
восьмибитовых порта Р0..Р3. При обращении к внешней памяти программ (ВПП) или
памяти данных (ВПД) порты Р0 и Р2 используются как мультиплексированная внешняя
шина Адрес/Данные. Линии порта Р3 могут выполнять также альтернативные функции
(см. табл. 1).

16–ти битовый регистр DPTR формирует адрес ВПД или
базовый адрес Памяти программ в команде преобразования Аккумулятора. Регистр DPTR
может также использоваться как два независимых 8–ми битовых регистра (DPL и
DPH) для хранения операндов.

8–ми битовый внутренний регистр команд (РК) принимает
код выполняемой команды; этот код дешифрируется схемой управления, которая генерирует
управляющие сигналы (см. рис. 1).



Ваше мнение



CAPTCHA