Категория
Информатика
Тип
реферат
Страницы
9 стр.
Дата
05.07.2009
Формат файла
.rtf — Rich Text Format (Wordpad)
Архив
20956.zip — 11.76 kb
  • obzor-arxitektury-processorov-intel_20956_1.rtf — 55.5 Kb
  • Readme_docus.me.txt — 125 Bytes
Рейтинг
10  из 10
Оценок
1
Оцените работу
Хорошо  или  Плохо


Текст работы

Обзор архитектуры процессоров Pentium, Pentium PRO, Pentium II фирмы Intel SDL SDL
Обзор архитектуры
процессоров Pentium, Pentium PRO, Pentium II фирмы Intel.
Процессор Pentium – P54.
Выпущен в 1993 г. Разрядность шины адреса – 32 бита, таким образом, максимальный
размер адресуемой памяти равен 4 Гб. Разрядность шины данных – 64 бита.
Процессоры P54 включают в себя:
Суперскалярная архитектура – два параллельно работающих конвейера обработки
позволяют одновременно обрабатывать до двух инструкций за такт. Конвейеры носят
названия U и V. U-конвейер (U-pipeline) – это АЛУ с полным набором инструкций,
он может исполнять все целочисленные инструкции и инструкции с плавающей точкой.
V-конвейер (V-pipeline) – АЛУ с ограниченным набором инструкций, может исполнять
только простые (выполняемые за один такт – MOV, INC, DEC и т.п.) инструкции –
черты RISC-архитектуры.
На кристалле интегрирован ассоциативный кэш первого уровня – L1 размером 16К,
который включает в себя раздельные кэши команд и данных (по 8К для команд и
для
данных). Кэш может быть сконфигурирован как WT (write-trough) – со сквозной
записью либо с обратной записью – WB (write-back). Вкратце алгоритм работы WT и
WB выглядят так: при сквозной записи (write-through) каждая операция записи
одновременно выполняется и в строку кэша, и в ОЗУ. При этом, ЦП при каждой
операции записи вынужден ждать окончания относительно долгой записи в
ОЗУ.
Алгоритм WB (обратная запись) позволяет уменьшить количество операций записи на
шине основной памяти. Если блок памяти, в который должна производиться запись
отображён и в кэше, то физическая запись сначала будет воспроизведена



Ваше мнение



CAPTCHA