Категория
Информатика
Тип
реферат
Страницы
4 стр.
Дата
19.04.2009
Формат файла
.rtf — Rich Text Format (Wordpad)
Архив
20931.zip — 6.02 kb
  • principy-postroenija-ozu_20931_1.rtf — 26.8 Kb
  • Readme_docus.me.txt — 125 Bytes
Оцените работу
Хорошо  или  Плохо


Текст работы

Изучение принципов построения оперативных запоминающих устройств
SDL SDL
Изучение принципов
построения оперативных запоминающих устройств
Цель работы: Изучение основных принципов построения оперативных запоминающих
устройств статического и динамического типов.
Введение:
Одним из ведущих направлений развития современной микроэлектроники элементной
базы являются большие интегральные микросхемы памяти, которые служат основой для
построения запоминающих устройств в аппаратуре различного назначения
. Наиболее
широкое применение эти микросхемы нашли в ЭВМ, в которых память представляет
собой функциональную часть, предназначенную для записи, хранения, выдачи команд
и обрабатываемых данных. Комплекс механических средств, реализующих функцию
памяти, называют запоминающим устройством. В лабораторной работе представлены
програмно реализованные модели двух типов оперативных запоминающих устройств -
статического и динамического.
Описание ЗУ:
Статическое запоминающее устройство.
Программная модель статического оперативного запоминающего устройства
представляет традиционную структуру ЗУ с призвольной выборкой, состоящую из
дешифраторов строк и столбцов и матрицы накопительных элементов. При выполнении
работы имитируются режимы записи и чтения данных для любой ячейки памяти. Помимо
общей структуры представлена схема отдельной ячейки памяти, представляющей собой
триггер на КМДП-транзисторах, имеющих каналы разного типа проводимости
: VT1, VT2
-каналы n-типа, VT3, VT4 -каналы p-типа. У триггера два парафазных совмещенных
входа-выхода. Ключевыми транзисторами VT5, VT6 триггер соединен с разрядными



Ваше мнение



CAPTCHA