Категория
Информатика
Тип
реферат
Страницы
4 стр.
Дата
13.07.2014
Формат файла
.html — Html-документ
Архив
1037334.zip — 3.67 kb
  • sxema-kontrollera_1037334_1.html — 10.14 Kb
  • Readme_docus.me.txt — 125 Bytes
Оцените работу
Хорошо  или  Плохо


Текст работы

Бердянский университет бизнеса и менеджмента

Расчетно-графическая работа

по дисциплине “Архитектура компьютеров”

Вариант № 25

Научный руководитель: Харих А.Д.

Выполнил: Короткий С.А.

Бердянск 2010 г.

Вариант №25

Cоставить схему контроллера, выполняющую по шине ISA компьютера IBM PC прием байта данных (8-разрядное слово) с шины данных в порт ввода-вывода по шестнадцатеричному адресу
1B и передачу этого слова по последовательной шине RS-232 со скоростью
102400 бит/сек с применением делителя частоты генератора с коэффициентом
3 . Контроль готовности порта реализовать по
7 -
му разряду регистра состояния по адресу
1A . Описать алгоритм работы всей схемы в целом и каждой микросхемы отдельно. Использовать логические микросхемы, триггеры, регистры, мультиплексоры, счетчики, буферные шинные формирователи ТТЛ-серии
К155, ТТЛШ-серии
К555, биполярной серии
К1102.

Описание функционирования схемы

Для проектируемой схемы входными со стороны локальной шины ISA являются 8 разрядов шины адреса А0-А7, 8 разрядов шины данных D0-D7, управляющие сигналы шины строб адреса ALE, запись в порт IO/W, чтение порта IO/R, системный сброс Reset; со стороны последовательного интерфейса готовность внешнего устройства DSR. Выходным на шину ISA является 7-й разряд шины данных D3 (готовность контроллера для приема данных от микропроцессорной системы); выходным на последовательный интерфейс является сигнал передаваемых данных от проектируемого устройства TXD.



Ваше мнение



CAPTCHA