Категория
Информатика
Тип
реферат
Страницы
28 стр.
Дата
30.03.2014
Формат файла
.html — Html-документ
Архив
1013583.zip — 16.89 kb
  • razrabotka-v-strukturno-logicheskoj-sxemy-mikroprocessora_1013583_1.html — 68.95 Kb
  • Readme_docus.me.txt — 125 Bytes
Оцените работу
Хорошо  или  Плохо


Текст работы


Разработка в структурно логической схемы МП/>/>

В схеме микропроцессора должны быть включены все устройства, необходимы дляприема из памяти, хранения, и выполнение команд заданными согласно вариантарежима адресации. В соответствии с требованием полноты микропроцессора, обычновключают следующие устройства.

Адреснаяшина

Адреснаяшина должна иметь разрядность, достаточную для передачи адреса заданной длины.

Шина данных.Разрядность шины данных обычно совпадают с длиной байт. В случаи, когда всекоманды имеют одинаковую длину, она совпадает с основным словом.

Программныйсчетчик – содержит адрес текущей выполняемой программы. Автоматическиувеличивает длину команд, при переходе на следующую.

Регистркоманд (IR) – предназначен для приема из памяти ихранении кода команд.

Дешифратор–определяет что это за команда.

Блокуправления и синхронизация – выполняет управлением микропроцессором.

DAK – регистр данных и адреса.

Роны –регистры общего назначения.

Режимы адресации

Адресисполнительный (адрес ячейки памяти или регистра) с которым работает команда,можно указывать различными способами, руководствуюсь следующими соображениями.

Исполнениекоманд с более коротким адресом.

Обеспечениепростого доступа к возможно большему объему памяти.

Возможностьизменения содержимого адресной части без изменения команды.

Обеспечениеболее быстрой адресации.

Использованияболее простого метода адресации во избегания ошибок.

Прямаяадресация ADD B– в прямой адресации адрес исполнительный является частью команды. Длинакоманды зависит от адреса.

Прямаярегистровая – место адреса исполнительного хранится номер регистра.



Ваше мнение



CAPTCHA