Категория
Информатика
Тип
реферат
Страницы
4 стр.
Дата
05.03.2014
Формат файла
.html — Html-документ
Архив
1001686.zip — 3.74 kb
  • sxema-kontrollera_1001686_1.html — 10.09 Kb
  • Readme_docus.me.txt — 125 Bytes
Оцените работу
Хорошо  или  Плохо


Текст работы

Бердянский университет бизнеса и менеджмента

Расчетно-графическаяработа

подисциплине “Архитектура компьютеров”

Вариант№ 25

Научныйруководитель: Харих А.Д.

Выполнил:Короткий С.А.

Бердянск2010 г.


Вариант№25

Cоставить схемуконтроллера, выполняющую по шине ISA компьютера IBM PC прием байта данных(8-разрядное слово) с шины данных в порт ввода-вывода по шестнадцатеричномуадресу
1B и передачу этого слова по последовательной шине RS-232 со скоростью
102400бит/сек с применением делителя частоты генератора с коэффициентом
3 .Контроль готовности порта реализовать по
7 -
му разрядурегистра состояния по адресу
1A . Описать алгоритм работы всейсхемы в целом и каждой микросхемы отдельно. Использовать логические микросхемы,триггеры, регистры, мультиплексоры, счетчики, буферные шинные формирователиТТЛ-серии
К155, ТТЛШ-серии
К555, биполярной серии
К1102.

Описаниефункционирования схемы

Дляпроектируемой схемы входными со стороны локальной шины ISA являются 8 разрядовшины адреса А0-А7, 8 разрядов шины данных D0-D7, управляющие сигналышины строб адреса ALE, запись в порт IO/W, чтение порта IO/R, системный сброс Reset; со стороны последовательного интерфейса готовностьвнешнего устройства DSR. Выходным на шину ISA является 7-й разряд шины данных D3 (готовность контроллерадля приема данных от микропроцессорной системы); выходным на последовательныйинтерфейс является сигнал передаваемых данных от проектируемого устройства TXD.



Ваше мнение



CAPTCHA